Techniniai dokumentai
Specifikacijos
Markė
onsemiLogic Function
AND
Tvirtinimo tipas
Surface Mount
Number Of Elements
1
Number of Inputs per Gate
2
Schmitt Trigger Input
No
Pakuotės tipas
TSOP
Kaiščių skaičius
5
Logic Family
VHC
Input Type
CMOS
Maximum Operating Supply Voltage
5.5 V
Maximum Propagation Delay Time @ Maximum CL
16.5 ns @ 50 pF
Minimum Operating Supply Voltage
2 V
Maximum Low Level Output Current
8mA
Aukštis
1mm
Plotis
1.5mm
Minimali darbinė temperatūra
-55 °C
Matmenys
3 x 1.5 x 1mm
Maksimali darbinė temperatūra
+125 °C
Output Type
Open Drain
Propagation Delay Test Condition
50pF
Ilgis
3mm
Kilmės šalis
Malaysia
Produkto aprašymas
74VHC1G Family, ON Semiconductor
Advanced 74VHC High-Speed silicon-gate CMOS logic family products from ON Semiconductor offering high speed operation similar to equivalent Bipolar Schottky TTL, whilst maintaining the advantage of CMOS low power dissipation.
74VHC Family
€ 267,90
€ 0,089 Each (On a Reel of 3000) (be PVM)
€ 324,16
€ 0,108 Each (On a Reel of 3000) (su PVM)
3000

€ 267,90
€ 0,089 Each (On a Reel of 3000) (be PVM)
€ 324,16
€ 0,108 Each (On a Reel of 3000) (su PVM)
3000

Sandėlio informacija laikinai nepasiekiama.
Patikrinkite dar kartą.
Techniniai dokumentai
Specifikacijos
Markė
onsemiLogic Function
AND
Tvirtinimo tipas
Surface Mount
Number Of Elements
1
Number of Inputs per Gate
2
Schmitt Trigger Input
No
Pakuotės tipas
TSOP
Kaiščių skaičius
5
Logic Family
VHC
Input Type
CMOS
Maximum Operating Supply Voltage
5.5 V
Maximum Propagation Delay Time @ Maximum CL
16.5 ns @ 50 pF
Minimum Operating Supply Voltage
2 V
Maximum Low Level Output Current
8mA
Aukštis
1mm
Plotis
1.5mm
Minimali darbinė temperatūra
-55 °C
Matmenys
3 x 1.5 x 1mm
Maksimali darbinė temperatūra
+125 °C
Output Type
Open Drain
Propagation Delay Test Condition
50pF
Ilgis
3mm
Kilmės šalis
Malaysia
Produkto aprašymas
74VHC1G Family, ON Semiconductor
Advanced 74VHC High-Speed silicon-gate CMOS logic family products from ON Semiconductor offering high speed operation similar to equivalent Bipolar Schottky TTL, whilst maintaining the advantage of CMOS low power dissipation.