onsemi 8.5ns CML, LVDS, LVPECL Delay Line, 24-Pin QFN

RS kodas: 802-2042PGamintojas: onsemiGamintojo kodas: NB6L295MMNG
brand-logo

Techniniai dokumentai

Specifikacijos

Markė

onsemi

Logic Function

Delay Line

Input Signal Type

CML, LVDS, LVPECL

Output Logic Level

LVPECL, LVCMOS, LVTTL

Tvirtinimo tipas

Surface Mount

Pakuotės tipas

QFN

Kaiščių skaičius

24

Total Number of Taps

256

Matmenys

4 x 4 x 0.95mm

Absolute Increment

0.01ns

Delay to First Tap

3.14ns

Maximum Operating Supply Voltage

3.6 V

Maximum Delay Time

8.5ns

Number of Independent Delay Inputs

2

Maksimali darbinė temperatūra

+85 °C

Minimali darbinė temperatūra

-40 °C

Minimum Operating Supply Voltage

2.375 V

Produkto aprašymas

Delay Lines, On Semiconductor

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Sandėlio informacija laikinai nepasiekiama.

Patikrinkite dar kartą.

Sandėlio informacija laikinai nepasiekiama.

€ 24,89

Už kiekviena vnt. (tiekiama tuboje) (be PVM)

€ 30,12

Už kiekviena vnt. (tiekiama tuboje) (su PVM)

onsemi 8.5ns CML, LVDS, LVPECL Delay Line, 24-Pin QFN
Pasirinkite pakuotės tipą
sticker-462

€ 24,89

Už kiekviena vnt. (tiekiama tuboje) (be PVM)

€ 30,12

Už kiekviena vnt. (tiekiama tuboje) (su PVM)

onsemi 8.5ns CML, LVDS, LVPECL Delay Line, 24-Pin QFN
Sandėlio informacija laikinai nepasiekiama.
Pasirinkite pakuotės tipą
sticker-462

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Techniniai dokumentai

Specifikacijos

Markė

onsemi

Logic Function

Delay Line

Input Signal Type

CML, LVDS, LVPECL

Output Logic Level

LVPECL, LVCMOS, LVTTL

Tvirtinimo tipas

Surface Mount

Pakuotės tipas

QFN

Kaiščių skaičius

24

Total Number of Taps

256

Matmenys

4 x 4 x 0.95mm

Absolute Increment

0.01ns

Delay to First Tap

3.14ns

Maximum Operating Supply Voltage

3.6 V

Maximum Delay Time

8.5ns

Number of Independent Delay Inputs

2

Maksimali darbinė temperatūra

+85 °C

Minimali darbinė temperatūra

-40 °C

Minimum Operating Supply Voltage

2.375 V

Produkto aprašymas

Delay Lines, On Semiconductor

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more